مروری بر طراحی جمع کننده کامل مقاوم به خطای بهنگام جهت به کارگیری کاربرد های بحرانی و مهم

نوع فایل : word

تعداد صفحات : 29

تعداد کلمات : 6000

مجله : Engineering Science and Technology

انتشار : 2016

ترجمه متون داخل جداول : ترجمه شده است

درج جداول در فایل ترجمه : درج شده است

منابع داخل متن : به صورت فارسی درج شده است

کیفیت ترجمه : طلایی

:

تاریخ انتشار
14 فوریه 2021
دسته بندی
تعداد بازدیدها
2063 بازدید
14,000 تومان

عنوان فارسی مقاله:مروری بر طراحی جمع کننده کامل مقاوم به خطای بهنگام جهت به کارگیری کاربرد های بحرانی و مهم

 چکیده  

در سامانه‌های رایانشی و محاسباتی پیچیده، واحدهای پردازش با سیستم‌های کوچکی مدیریت می‌شوند که که این واحدها به خرابی‌های موقت حساس هستند. یک خرابی موقت یا گذرا در مدار تحت تأثیر نوفه‌های الکترومغناطیسی، اشعه‌های کیهانی، تداخل امواج و نویز منبع تغذیه ایجاد می‌شود. شناسایی این خرابی‌ها در طی آموزش آنلاین، به شدت سخت است. لذا یک جمع کننده کامل مقاوم به خرابی مؤثر برای آزمون و تعمیر خرابی‌های موقت و دایمی در تک شبکه و چند شبکه‌ای پیشنهاد می‌گردد. علاوه بر این، ساختار ارائه شده، نیز می‌تواند به تشخیص و ترمیم خرابی‌های دایمی کمک کند. طرح حاضر، هزینه سخت افزاری نسبتاً کم‌تری را نسبت به ساختار سخت افزار سنتی تحمیل می‌کند. به علاوه، طرح ارائه شده، قادر به تصحیح و تشخیص خرابی در مقایسه با طرح‌های فعلی است(کاربرد های بحرانی و مهم).

ادامه مطلب

راهنمای خرید:
  • لینک دانلود فایل بلافاصله بعد از پرداخت وجه به نمایش در خواهد آمد.
  • همچنین لینک دانلود به ایمیل شما ارسال خواهد شد به همین دلیل ایمیل خود را به دقت وارد نمایید.
  • ممکن است ایمیل ارسالی به پوشه اسپم یا Bulk ایمیل شما ارسال شده باشد.
  • در صورتی که به هر دلیلی موفق به دانلود فایل مورد نظر نشدید با ما تماس بگیرید.

Title: Real-time fault tolerant full adder design for critical applications

Abstract

In the complex computing system, processing units are dealing with devices of smaller size, which are sensitive to the transient faults. A transient fault occurs in a circuit caused by the electromagnetic noises, cosmic rays, crosstalk and power supply noise. It is very difficult to detect these faults during offline testing. Hence an area efficient fault tolerant full adder for testing and repairing of transient and permanent faults occurred in single and multi-net is proposed. Additionally, the proposed architecture can also detect and repair permanent faults. This design incurs much lower hardware overheads relative to the traditional hardware architecture. In addition to this, proposed design also provides higher error detection and correction efficiency when compared to the existing designs.
    دیدگاهتان را بنویسید